奔驰s350使用手册Mini LVDS规范及其眼图测试
Mini LVDS是一种高速串行差分信号,广泛应用于液晶显示领域。对于Tconless屏,目前行业内所有2K屏,部分4K都支持mini LVDS作为传输视频数据。Mini LVDS是LVDS的一种延伸,mini LVDS与LVDS具有如下异同点:
1.LVDS与mini LVDS均为以直流电平基础上传输交流信号,LVDS与Min LVDS差分信号约有1.1-1.3V直流电平
科目二预约失败有信息吗
2.交流电平(Swing)幅值电平;LVDS与Mini LVDS一般要求为200-400mV;Swing过大,会造成EMI问题,但过少同样会造成显示问题
3.TV行业LVDS的Data在一个CLK周期内传输7bit数据,mini LVDS仅在CLK上升沿与下降沿传输数据,即在一个CLK周期内传输2bit数据。帕萨特自动变速箱
江淮s3
4.CLK时钟频率不一样,LVDS普遍为74.25MHz,mini LVDS时钟频率普通更高 大概在189MHz < Clock Frequency < 290MHz
mini-LVDS是一个可以解决这些问题的高速串行接口。本文档描述了该接口的电气特性和逻辑特性。mini-LVDS提供了一个低EMI,高带宽的显示驱动程序接口,这是特别适合TFT LCD面板列驱动程序。
mini-LVDS是定时控制器和列驱动程序之间的接口(见图1)。该文档不包括定时控制器和行驱动器之间的信号,也不包括列驱动器之间的信号(例如,可用于将列驱动器进入断电模式)
新伊兰特
mini-LVDS是一个从定时控制器到列驱动程序的单向接口。从拓扑上讲,它是一个双总线
每个总线都携带面板左或右半部分的视频数据。这些总线随后分别被称为RLV和LLV。见图2993
物理上,每条总线由印刷电路板上的多对传输线路组成,每对都携带差分序列化视频和控制信息。信号对的数量留给特定的实现,并且主要由列驱动器半导体技术可以支持的最大频率决定。组成xLV(x是R或L)的个体对称为xLVi,对于由n个+1个数据对组成的总线,i的范围从0到n。构成xLVi对的两条线分别是xLViP和xLViM,P和M表示这对线的正线和负线。如果xLViP处的电压大于xLViM处的电压,则认为xLVi处于逻辑高(逻辑状态= 1)。